随着电路构建技术日新月异的发展,射频电路也趋向于集成化、模块化,这对于小型化移动终端的研发、应用于是尤其不利的。 目前手机的射频电路是以RFIC为中心融合外围辅助、控制电路包含的。 射频电路中各典型功能模块的分析是我们辩论的主要内容。
Outline 收发器(Transceiver) 锁相环(PLL) 功率掌控环路(APC) 发送双工器(Diplexer) 波动网络(Attenuation) 给定网络(Matching) 滤波网络(Filter) 均衡网络(Balance) 其它 1.收发器(Transceiver) 收发器即调制解调器 调制:升空时基带信号读取到射频信号 调制:接管时射频信号过滤器出有基带信 Transceiver根据其工作频率可分成:单频、双频、三频等 Transceiver根据其中频特征可分成有中频、零中频、将近零中频等 以DB2009为事例讲解TransceiverUAA3535的内部结构 UAA3535是将近零中频收发器,它最多可以不作三频发送 它内部有: 三个PLL(还包括一个内置VCO)、向量混频解调器、高效率增益较低噪放大器、混频调制器等 它须要外接: 13MHz参照基准时钟、RXVCO、TXVCO、基带掌控信号等 我们必须研究其内部各最重要节点的频率、比特率,信号切换的流程等细节 2.锁相环(PLL) 锁相环四个基本包含元素: 鉴相器(PD)鉴频器(FD)鉴互为鉴频(PFD): PD/FD/PFD是一个振幅/频率较为装置,用来检测输出信号与对系统信号之间的振幅/频率劣 环路滤波器LoopFilter(LP): LP一般为N阶低通滤波器 电压掌控振荡器(VCO): VCO是一个电压--频率转换装置,输入波动频率应随输出掌控电压线性地变化 参照信号源(Referencesignalsource): 参照信号源获取与对系统信号鉴互为鉴频用的对比输出信号 锁相环路的性能 锁相环的基本性能还包括捕捉过程与实时 (1)捕捉过程的性能指捕捉带上和捕捉时间。 捕捉带上指环路能通过捕捉过程而转入实时状态所容许的仅次于固有频差 捕捉时间是环路由接续时刻到转入实时状态的时刻之间的时间间隔 Frequencydeviationcapability》》themax.PLLcapturerange (2)环路瞄准之后稳态频差等于零,转入实时状态。稳态差距一般来说总是不存在的,它是一个固定值。
环路的追踪性能 输出信号变化就越慢,追踪性能就越差。暂态振幅误差和稳态振幅误差的大小,是取决于环路线性追踪性能优劣的最重要标志。 环路噪声性能 噪声还包括输出噪声与谐波阻碍和内部噪声与谐波阻碍,压控振荡器内部的噪声是主要的噪声源。 环路捕捉性能 捕捉带上就越长就越好,捕捉时间越高就越好,可提升环路的增益K或者减少滤波器的比特率,但增大环路增益或滤波器比特率往往是与提升环路的追踪性能和滤波性能的拒绝互为对立。
使用辅助捕捉的方法超过目的。还包括辅助鉴频和鉴频鉴互为,逆比特率和变增益等。
本文来源:球王会-www.zeyangzs.com